一、JYB-2000 FPGA实验系统简介 本产品是北京金一倍科技发展有限公司在2003年推出的新产品。该产品具有安装方便,操作简单,由浅入深等适合教学的特色。
二、JYB-2000 FPGA实验系统特点 1、利用CPLD/FPGA提供的软硬件开发环境学习最新逻辑IC设计,以取代TTL/CMOS复杂的硬件设计。 2、可使用电路绘图法、ABEL语言、波形图和数字硬件描述语言法(VHDL/AHDL)来开发电路、 3、CPLD/FPGA提供引脚可任意设定,故作测试实验时不需要做硬件连接,可节省大量连线焊接时间,快速学习软硬件的运用。 4、CPLD/FPGA每一I/Opin皆有逻辑状态监视器,以便迅速了解状态。 5、清楚标志每一管脚的脚位,易于观察和测量。 6、使用并口在开发系统下直接下载。 7、可在线将CPLD/FPGA程序下载FLASH ROM,试验仪可独立运行,适合大学生EDA电子竟赛。 8、可做8051和CPLD/FPGA的组合电路实验。 9、适用于WINDOWS95/98/NT/2000/XP操作系统。 10、10万门的现场可编程芯片让设计者所思即所得。
三、JYB-2000 FPGA实验系统规格
1、支持ALTERA FLFEX10K10(1万门),ALTERA FLFEX10K20(2万门),XILINX SPARTANXC2S100(10万门)使用模块化设计, 可自由更换其他公司的CPLD或FPGA。 2、讯号产生单元: 1)可编程频率产生器 2)标准频率1/10/1K/10K/100K/1M/1MHZ 3、逻辑输入开关: 1)8*1带灯逻辑输入原装按键 2)8*2逻辑输入拨码开 3)4个脉冲按键产生器(2个正脉冲2个负脉冲)
4、3*4矩阵键盘 5、输出单元: 1)共102个LED灯指示逻辑状态监视器 2)8*8双色点阵LED显示 3)3*4LED输出 4)LCD16*2显示器 5)6位数七段数码管显示器 6)1个蜂鸣器输出 6、线性单元: 1)2路8bit D/A转换器 2)1路8bit A/D转换器 7、MCU单元: 8051和CPLD/FPGA的配合电路实验
四、JYB-2000 FPGA实验系统实验内容
1、组合逻辑思维电路的设计、模拟、测试: 1)基本逻辑 2)减法器 3)解码器 4)组合逻辑 5)比较器 6)多工器 7)解多工器 8)加法器 9)编码器 2、时序逻辑思维电路的设计、模拟、测试: 1)正反器 2)移位暂存器 3)移位记数器 4)同步记数器 5)非同步记数器 3、模拟电路的设计、模拟、测试: 1)A/D 转换器 2)D/A转换器
五、JYB-2000 FPGA实验系统专题实验内容
1)8*8双色点阵LED显示控制实验 2)数字钟 3)记数器 4)交通信号控制
5)VHDL/AHDL语言设计 6)简易CPU设计 7)键盘扫描 8)LED显示控制实验 9)A/D, D/A转换实验 10)电子骰子 11)电子闹钟 12)配合8051专题实验
六、JYB-2000 FPGA实验系统附件 1)软件、实验例趁程CD盘一张 2)电源线一根 3)并口通讯电缆一根 4)实验指导书一本
|